Из-за задержки закрытия транзисторов в полумостовой схеме может возникнуть сквозной ток, что может вывести их из строя. Данная схема позволяет избежать такого состояния.
Сигнал перехода из 0 в 1 на выходах задерживается на 1 такт тактовой частоты. В результате выходные транзисторы не будут открыты одновременно. Возможно стоит ввести линию задержки тактового сигнала идущего к XOR-элементу для компенсации задержки D-триггера.
Схема нарисована в программе logisim.
Слишком сложно!
Поразмыслив на досуге пришел к такому варианту
Элементов намного меньше.
Комментариев нет:
Отправить комментарий